# **TMU Guide**

Daniel 2017/6/7 Initial Version

New PEB Board 上每一個 Channel Board 上各有兩組 TMU(Timing Measurement Unit),前 8CH 一組、後8CH 一組,解析度為 1ns。每一組 TMU 又分為三個可以同時獨立運作的量測單元:

- 1. Frequency Measurement Unit (最高測試頻率: 50MHz) 在固定測試時間內計數 edge 次數,並運算出頻率
- 2. Period Measurement Unit (最短測試周期: 20ns / 最短測試脈波寬度: 10ns) 可量測訊號周期、High-Pulse 寬度、Low-Pulse 寬度

Test Guideline: 為了完整捕捉整個週期,輸入測試訊號必須為連續波形

3. Edge Measurement Unit

由 8 個 Channel 中單選一個,可以量測 rising time / falling time。或是任選兩個 channel,進行 channel skew 的量測。

Test Guideline: Edge Measurement 為精密量測,使用者必須 take care 待測訊號 initial case 以避免誤 Trigger

#### - Frequency Measurement Unit

頻率量測方式為 User 給定一個量測周期,系統在這個量測周期內計數 rising edge 與 falling edge 的次數,最後由軟體運算頻率結果:

Frequency = (rising\_edge\_counter + falling\_edge\_counter) / measurement\_period / 2
User 給定的量測周期單位為"1ns",寬度為 32-bit,最大測試周期為 4 秒左右
系統供回讀的結果為 rising\_edge\_counter + falling\_edge\_counter,最大儲存寬度為 31-bit。另外會提供
一個"overflow" flag,代表 counter 記數超出 31-bit 範圍,此時 counter 的記數不正確。User 應考慮縮
小量測周期。

### Channel FPGA TMU 1 Register Map:

```
{10'd0, CMP MODE(2-bit), 1'd0, CH_SEL(3-bit)} // 依照測試周期開始測試
W 0x40
   // CMP MODE = 2'b00: 使用 Cmp H 作為 edge 判斷
   // CMP MODE = 2'b01: 使用 Cmp L 作為 edge 判斷
   // CMP MODE = 2'b1X: 使用 Cmp H 作為 rising edge 判斷, 使用 Cmp L 作為 falling edge 判斷
   // CH SEL: 選取 Channel 1(3'b000) ~ Channel 8(3'b111)
           TEST PERIOD[31:16] // 測試周期 MSB
W
   0x41
   0x42
           TEST PERIOD[15:0]
                              // 測試周期 LSB
W
           WORKING(bit-0)
   0x40
R
           {Overflow, Edge Counter[30:16]}
R
   0x41
R
   0x42
           Edge_Counter[15:0]
```

#### Channel FPGA TMU 2 Register Map:

```
{10'd0, CMP MODE(2-bit), 1'd0, CH SEL(3-bit)} // 依照測試周期開始測試
  0x50
   // CMP MODE = 2'b00: 使用 Cmp H 作為 edge 判斷
   // CMP MODE = 2'b01: 使用 Cmp L 作為 edge 判斷
   // CMP MODE = 2'b1X: 使用 Cmp H 作為 rising edge 判斷, 使用 Cmp L 作為 falling edge 判斷
   // CH SEL: 選取 Channel 9(3'b000) ~ Channel 16(3'b111)
W
   0x51
           TEST PERIOD[31:16] // 測試周期 MSB
                              // 測試周期 LSB
           TEST PERIOD[15:0]
W
   0x52
           WORKING(bit-0)
   0x50
R
R
   0x51
           {Overflow, Edge Counter[30:16]}
R
   0x52
           Edge Counter[15:0]
```

#### **Period Measurement Unit**

量測待測訊號周期的方式有兩種: 偵測 rising edge 到下一個 rising edge, 或是 falling edge 到下一個 falling。而量測待測訊號 High-Pulse 的方式為偵測 rising edge 到下一個 falling edge、量測待測訊號 Low-Pulse 的方式為偵測 falling edge 到下一個 rising edge。

一個可能會發生的問題為系統偵測不到起始的 edge 訊號,因此提供一個"no-trigger" flag 讓上層軟體 進行 watch dog time-out。另外若抓不到結束的 edge 訊號,會造成時間量測資料儲存(31-bit,約兩秒) 錯,系統會標示 overflow flag。

### Channel FPGA TMU\_1 Register Map:

```
{START(1-bit), 5'd0, MODE(2-bit), 2'd0, CMP MODE(2-bit), 1'd0, CH SEL(3-bit)}
       0x43
        // 開始測試 (START = 1) / 強制結束 (START = 0)
        // MODE = 2'b00: rising edge to rising edge
                                                    (Period measurement)
        // MODE = 2'b01: falling edge to falling edge
                                                    (Period measurement)
        // MODE = 2'b10: rising edge to falling edge
                                                    (High-pulse measurement)
        // MODE = 2'b11: falling edge to rising edge
                                                    (Low-pulse measurement)
        // CMP MODE = 2'b00: 使用 Cmp H 作為 edge 判斷
        // CMP MODE = 2'b01: 使用 Cmp L 作為 edge 判斷
        // CMP MODE = 2'b1X: 使用 Cmp H 作為 rising edge 判斷, 使用 Cmp L 作為 falling edge 判斷
        // CH SEL: 選取 Channel 1(3'b000) ~ Channel 8(3'b111)
                 NO TRIG(bit-1), WORKING(bit-0)
    R
        0x43
    R
        0x44
                 {Overflow, Measure Time[30:16]}
    R
        0x45
                 Measure Time [15:0]
Channel FPGA TMU 2 Register Map:
```

R

0x55

Measure Time [15:0]

```
{6'd0, MODE(2-bit), 2'd0, CMP_MODE(2-bit), 1'd0, CH_SEL(3-bit)}
W
   0x53
    // 開始測試 (START = 1) / 強制結束 (START = 0)
    // MODE = 2'b00: rising edge to rising edge
                                               (Period measurement)
    // MODE = 2'b01: falling edge to falling edge
                                               (Period measurement)
    // MODE = 2'b10: rising edge to falling edge
                                               (High-pulse measurement)
    // MODE = 2'b11: falling edge to rising edge
                                               (Low-pulse measurement)
    // CMP MODE = 2'b00: 使用 Cmp H 作為 edge 判斷
    // CMP MODE = 2'b01: 使用 Cmp L 作為 edge 判斷
    // CMP MODE = 2'b1X: 使用 Cmp H 作為 rising edge 判斷, 使用 Cmp L 作為 falling edge 判斷
    // CH_SEL: 選取 Channel 9(3'b000) ~ Channel 16(3'b111)
             NO TRIG(bit-1), WORKING(bit-0)
    0x53
R
    0x54
             {Overflow, Measure Time[30:16]}
R
```

#### - Edge Measurement Unit

當量測 rising time 或是 falling time 時,將 Cmp\_L 設為 Full-Range 10%準位、Cmp\_H 設為 Full-Range 90% 準位,此時量測 Cmp\_L 與 Cmp\_H 的時間差即為 rising time 或是 falling time。

當量測兩個 Channel 之間的 Channel Skew 時,在 8 個 Channel 中任選兩個 Channel (Cmp\_L 與 Cmp\_H 也是任選),計算其 edge 的時間差即為 Channel Skew (rising edge 與 falling edge 也是任選)。 Skew 的量 測必須選定一個"Start Edge"與一個"Stop Edge",但有時候我們並不知道誰先誰後,因此兩個 source 必須對調測試,數值"小"的或是沒有 over-flow 的結果為正確的量測結果。

## Channel FPGA TMU\_1 Register Map:

```
{3'd0, STOP EDGE SEL(5-bit), 3'd0, START EDGE SEL(5-bit)}
W 0x46
    // 開始測試 (START = 1) / 強制結束 (START = 0)
    // START EDGE SEL[2:0] = Channel 1~8 Select
    // START EDGE SEL[3] = Cmp H(0) / Cmp L(1) Select
    // START EDGE SEL[4] = Rising Edge(0) / Falling Edge(1) Select
    // STOP EDGE SEL[2:0] = Channel 1~8 Select
    // STOP EDGE SEL[3] = Cmp H(0) / Cmp L(1) Select
    // STOP_EDGE_SEL[4] = Rising_Edge(0) / Falling_Edge(1) Select
             NO TRIG(bit-1), WORKING(bit-0)
R
    0x46
             {Overflow, Measure Time[30:16]}
R
    0x47
R
    0x48
             Measure_Time [15:0]
```

### Channel FPGA TMU 2 Register Map:

R

0x58

```
W 0x56 {3'd0, STOP_EDGE_SEL(5-bit), 3'd0, START_EDGE_SEL(5-bit)}
// 開始測試 (START = 1) / 強制結束 (START = 0)
// START_EDGE_SEL[2:0] = Channel 9~16 Select
// START_EDGE_SEL[3] = Cmp_H(0) / Cmp_L(1) Select
// START_EDGE_SEL[4] = Rising_Edge(0) / Falling_Edge(1) Select
// STOP_EDGE_SEL[2:0] = Channel 9~16 Select
// STOP_EDGE_SEL[3] = Cmp_H(0) / Cmp_L(1) Select
// STOP_EDGE_SEL[4] = Rising_Edge(0) / Falling_Edge(1) Select
R 0x56 NO_TRIG(bit-1), WORKING(bit-0)
R 0x57 {Overflow, Measure_Time[30:16]}
```

Measure Time [15:0]